主题:采用新的低成本FPGA实现大批量应用网络研讨会 |
在线问答: |
[主持人:ChinaECNet] |
各位听众(网友),上午好!欢迎参加中电网在线座谈。今天,我们有幸邀请到Altera公司的专家就“采用新的低成本FPGA实现大批量应用网络研讨会”举行在线座谈。在座谈中,您可就您关心的问题与Altera公司的专家在线进行直接、实时的对话交流。中电网衷心希望通过大家的共同努力,不仅能够增进各位听众(网友)对“采用新的低成本FPGA实现大批量应用网络研讨会”的了解和掌握,而且能够为大家事业的发展带来裨益。 |
[2007-4-10 10:25:03] |
[问:zhangzq71] |
我现在用一款DSP做音效处理,现在想知道:
1. 将现有的在DSP上运行的算法放到FPGA上难度有多大?
2. 现在用的DSP价格大概在5美元左右,FPGA在这方面是否有优势?
3. 如果成功地在FPGA上开发出所需要的结果之后,转成自己的ASIC需要多大成本? |
[答:Dylan] |
1. FPGA 是硬件实现算法,所以要把软件算法转换成为HDL.我们提供Simulink环境下的设计方案,可以很快的实现DSP FPGA 设计
2. 一颗FPGA可以替代多片DSP.
3. 我们可以替客户转换设计成为Hardcopy. |
[2007-4-10 10:40:04] |
[问:lulu2890] |
请问和Cyclone II系列相比,在使用Cyclone III时候,有什么更需要特别注意的地方? |
[答:Timerr] |
CycloneIII 与CycloneII有较强的兼容性,使用的时候可以继续保留从前CycloneII的使用习惯,对于新增的特点则是注意面向功耗的设计,侧重在软件方面。硬件方面的进步体现在多种核电压的供电能力和LVDS不需外部匹配网络。另外可以remote update |
[2007-4-10 10:40:49] |
[问:sczh01] |
How about the ESD performance compare with Cyclone 2 and Cyclone 1? |
[答:Owen] |
你好,ESD performance测试会在CycloneIII量产前后的Reliability Report中给出。现在Altera提供的CycloneII和Cyclone的ESD 可在Reliability Report 44 Q3 2006中找到 |
[2007-4-10 10:41:27] |
[问:sczh01] |
Have there some method that we can use Cyclone 3 Device in old version quartus, Ex. Quartus 6.1? |
[答:Dylan] |
No, you can only use Cyclone 3 from 7.0 version. Still we have the patch for 6.1 to support it. |
[2007-4-10 10:43:30] |
[主持人:ChinaECNet] |
我们已经进入问答阶段如果听众想重温演讲或内容可以点击下面“回顾演示”重看演讲。 |
[2007-4-10 10:43:53] |
[主持人:ChinaECNet] |
在此回答问题的专家是Altera公司的:Penny Chu、Dylan Wang、Owen Tang、Sam Zhang、Leon Zeng、Stone Mao、Jude Wu、Hans Han、Timerr Liu和Susan Chang。 |
[2007-4-10 10:44:19] |
[问:huashi911] |
就在Xilinx公司发布SPARTAN-3AN后七天, Altera公司便宣布将推出采用65nm工艺的Cyclone III FPGA. 请问CYCLONE III FPGA 比起Xilinx的SPARTAN-3AN 有何优势? 请分别从性能,功耗,IO速度和"价格"上给予分析.谢谢! |
[答:Susan] |
Spartan 3AN is still 90 nm process. Comparing with CIII, 65 LP nm process, CIII has advantage in power, pricing. Also CIII has higher density devices. We will ask our disty to give you more details comparison. |
[2007-4-10 10:44:41] |
[问:lfeng105] |
1,Q7.0评估版软件从何下载?你们网站无法下载。
2,在新版软件中C2H功能是否有更明显的变化?是否有完整的例程供参考?
3,C3与C2芯片除了速度提高外,是否有其他方面明显的不一样?如果有,不同之处在那里?而它们的价格相比较那个更值得现在的项目中应用? |
[答:Stone] |
1.ALTERA的网站可以下载到http://www.altera.com.cn/support/software/download/sof-download_center.html;
或者和代理商联系。
3.C3的器件Memory Block与C2是不同的,C3是M9K。同等规模的器件比较,C3的性价比更高。 |
[2007-4-10 10:45:07] |
[问:yyanqing] |
Cyclone III的设计是否和Cyclone II的兼容?从II向III迁移容易吗? |
[答:Hans] |
迁移是十分容易的,如果全部使用语言设计的,基本是没有问题的,如果用到了器件内部的ram模块或pll等和器件结构有关的功能,则需要在cycloneIII里重新生成这些功能模块. |
[2007-4-10 10:45:55] |
[问:dongdj] |
我想用该系列的器件设计一个MP3播放器,但是无法预测用那一款的FPGA,cyclone的哪个型号能适合? |
[答:Susan] |
It depends on what functions you will put in the design. Please contact our disty. We can face to face to discuss with you to choose the right part for you. |
[2007-4-10 10:46:44] |
[问:rabbit_cn] |
请问:能不能在quartus7.0以前的版本上对cycloneIII进行设计?谢谢! |
[答:Jude] |
不可以。 只有7.0才支持ciii |
[2007-4-10 10:48:46] |
[问:liufengran] |
Cyclone IIIFPGA中包含了那些IP核?许可证费用大概多少? |
[答:Dylan] |
Most of our IP cores can be implemented into CycloneIII. The license fees are different with each other, you might contact our sales for the price thing. And many IPs are free with the QuartusII |
[2007-4-10 10:50:24] |
[问:sika] |
我们实现数字下变频、数字上变频的功能,中频信号频率为200MHz,带宽20MHz,还用其他功能包括:FEC, Randomizer,Interleaver等,请问选用cycloneIII器件合适吗?你们有没有DDC/DUC core提供? |
[答:Jude] |
我们有DDC和DUC的参考设计。我们也有一些客户使用了CII做数字上下变频,已经成功。你的具体的设计需要具体的分析。你可以发邮件给我,judewu@cytech.com |
[2007-4-10 10:50:38] |
[问:xuyang1918] |
专家您好!请介绍一下贵公司的Cyclone? III FPGA 产品在数字视频处理方面的应用前景。实现一路MPEG4 视频编码(704x576,24位色),需要用到Cyclone? III 系列的哪一种FPGA 可以实现? 谢谢!! |
[答:Leon] |
Cyclone III在65nm工艺上实现,实现了更低的功耗。同时提供了丰富的外部存储接口,和大量的内部存储资源。High memory to logic ratio for embedded DSP applications;Highest multiplier-to- logic ratio in the industry at every density; 260 MHz multiplier performance。
MPEG4视频编码应用和实际的压缩比率有关系,也和你实现算法的方式有关系。所以在最大的Cylone III上可以实现 |
[2007-4-10 10:52:02] |
[问:huashi911] |
CYCLONE III 是否已经出了相应的开发板? |
[答:Owen] |
yes,cycloneIII目前提供两种开发板。一个是starter kit,一个是development kit。用户现在可以定购starter kit。需要了解详情,请参看http://www.altera.com/products/devkits/altera/kit-cyc3-starter.html |
[2007-4-10 10:52:02] |
[问:jerrytechstar] |
用 altera 的H.264 IP 須另外付費嗎? |
[答:Susan] |
We do have promotion for VIP IP right now. Please contact our distributors for more details information. Thanks. |
[2007-4-10 10:52:24] |
[问:xiuzhou] |
Cyclone III和TI DSP的芯片互联容易么? |
[答:Timerr] |
互联采用的接口方式设计简单容易。 |
[2007-4-10 10:53:13] |
[问:emonjeans] |
Please compare cyclone3 and cyclone2 in LE or power or PLL. |
[答:Stone] |
C3的LE要比C2多很多;
C3:50% Lower Power vs. Cyclone II;
C3的PLL与C2有以下不同之处:
1.C3的PLL可以级连
2.C3有5个output per PLL
3.C3 PLL 的输入频率范围在5-440MHz
4.C3 PLL可以动态调整相位和频率。 |
[2007-4-10 10:54:00] |
[问:lulu2890] |
请问新Cyclone III器件在信号处理方面(硬件资源)较目前市面上的FPGA有什么优势吗?谢谢! |
[答:Dylan] |
This is low cost and low power device, and density is higher than CII and CI. For the DSP, it contains the embedded Multiplier and memory blocks. |
[2007-4-10 10:54:01] |
[问:lijin305] |
Altera是否有计划做包括ARM硬核的低成本FPGA?这方面ACTEL做得好像更多。 |
[答:Owen] |
很抱歉,我们目前不会有这方面的打算。 |
[2007-4-10 10:54:01] |
[问:ljunok] |
正常情况下,cyclone3能延长电池使用时间的百分比是多少? |
[答:Dylan] |
It depends on the design. |
[2007-4-10 10:54:35] |
[问:fyfflzt] |
我想知道Cyclone? III FPGAs的成本优势到底有多少?能否举例说明,谢谢 |
[答:Jude] |
举个例子,3C5在500ku的时候,价格低于4美金 |
[2007-4-10 10:54:39] |
[问:sczh01] |
我要设计一个4ch的LVDS接口发送端 现在的150$的开发板可以实现吗? |
[答:Susan] |
Yes. |
[2007-4-10 10:56:20] |
[问:quiet6] |
与Xilinx的SPARTAN-3AN相比,Cyclone III具有哪些优势?Cyclone III 后续产品在技术上的发展方向是什么?对于高性能和低成本而言,贵公司的更偏重哪点? |
[答:Sam] |
Altera的CycloneIII是业界最低功耗的65nmFPGA,有以下优点:
最多省75%功耗
速度等级高,支持高速IO接口
高密度,多资源
Nios II
在今后的产品中,我们会更加注重低成本和高性能的结合 |
[2007-4-10 10:56:38] |
[问:carrie_hsieh] |
自校准数据通路(ALTMEMPHY)校准FPGA和外部存储器中的工艺偏差,请问这种工艺偏差是指的什么?这种校准是自动的吗? |
[答:Leon] |
是不同通道的传输延时,校准是自动的 |
[2007-4-10 10:56:53] |
[问:xiuzhou] |
Cyclone III的所有I/O接口电平都是3.3V的吗? |
[答:Timerr] |
FPGA的I/O往往都有连接多种电平标准的能力,有3.3V, 2.5V,1.8V, 1.5V和1.2V |
[2007-4-10 10:59:56] |
[问:leonqin] |
请问带Serdes的Low-Cost fpga什么时候推出?目前正在lattice的ECP2M上评估 |
[答:Jude] |
目前Altera正在进行这款芯片的最后测试,具体推出时间还有待通知。
ECP2M的抖动特性是很差的,如果成本可以接受,可以考虑采用StratixIIGX |
[2007-4-10 11:00:15] |
[问:dongdj] |
cyclone的最低和最高价格大约是多少 |
[答:Susan] |
Please contact our distributors for more details pricing information. Thanks. |
[2007-4-10 11:00:43] |
[问:leonqin] |
现在哪些型号可以供货了 |
[答:Timerr] |
EP3C25 |
[2007-4-10 11:01:24] |
[问:jangezhang] |
进行FPGA设计,经常需要向其它芯片提供时钟,这将涉及提供时钟反馈的问题,请问有好的解决方法? |
[答:Sam] |
我们的芯片中有专业的PLL时钟资源,可以配置成反馈模式;另外CycloneIII还提供专门的时钟管脚帮助更好规划时钟网络 |
[2007-4-10 11:02:04] |
[问:scorpionlee] |
Cyclone的I/O技术有什么特点? |
[答:Dylan] |
In CycloneIII, we have improve the memory interface I/O to reach the low skew and also the LVDS I/O can up to 875MHz. |
[2007-4-10 11:03:03] |
[问:ruikee] |
有没有在视频方面应用的案例 |
[答:Susan] |
Yes. We do have application note for that. Please go to Altera web at www.altera.com or contact out distributors for further information. Thanks. |
[2007-4-10 11:03:26] |
[问:leonqin] |
芯片手册上说QFP封装的C3的背面要接地,请问怎么实现 |
[答:Leon] |
通常情况下,你可以在PCB板器件的下面铺设一块裸露的地就可以了 |
[2007-4-10 11:03:37] |
[问:hpsun] |
quartus 7.0 能否支持Altera的所有器件(包括老型号的CPLD,FPGA)? |
[答:Sam] |
并不是所有的器件,因为有些老器件我们已经不再供货了;
但是7.0可以支持很多新器件,并且支持所有的主流类型 |
[2007-4-10 11:03:58] |
[问:lulu2890] |
Cyclone II在架构上有什么进步?还只是工艺上的变化? |
[答:Hans] |
CycloneIII除了在工艺上采用了最新的低功耗65ns工艺外,在结构上也有很大的改进和提升,提高了PLL的性能,提高了ram模块的大小至9kbit,增加了ram和dsp的数量,使的cycloneIII更适合那些通信图像处理方便的应用,同时还增加了许多新的io接口标准,在功耗方面也有更加优化的结构来满足不同设计对功耗的要求. |
[2007-4-10 11:04:47] |
[问:leonqin] |
支持加密配置文件吗 |
[答:Dylan] |
No |
[2007-4-10 11:04:50] |
[问:scorpionlee] |
请介绍Cyclone III的时钟抖动和抖动滤波的性能.时钟能有几种接口? |
[答:Owen] |
为了保证时钟jitter性能,我们推荐使用全局时钟网路走线。CycloneIII提供最多20个全局时钟网络。时钟输入和输出IO接口可以是CycloneIII支持的任意单端或差分标准。 |
[2007-4-10 11:06:36] |
[问:rabbitguozan] |
与Stratix III FPGAs相比,Cyclone III 有何优势? |
[答:Timerr] |
CycloneIII与StratixIII都是65ns的器件,CycloneIII是中档的FPGA,价格上会有很大的优势。StratixIII是高性能的平台级FPGA,性能强劲。 |
[2007-4-10 11:06:40] |
[问:liufengran] |
Cyclone III中的时钟是如何进行管理的?和Cyclone II有何不同? |
[答:Leon] |
Cylone III和Cylone II都用PLL来完成时钟管理。Cyclone III的PLL有更多的时钟输出 |
[2007-4-10 11:06:44] |
[问:liufengran] |
Cyclone III和Cyclone II的选择从哪方面考虑? |
[答:Stone] |
C3是low cost, low power and high performance.
所以在未来的设计中,C3的性价比肯定要高于C2.
另外在PLL和memory block方面2个器件也是有着很大的不同之处的。 |
[2007-4-10 11:07:21] |
[问:saemon] |
Cyclone III FPGA和Cyclone II FPGA的性能价格比较 |
[答:Sam] |
III的优势:
65nm技术
功耗更低,最多70%节省
资源更多
高速IO接口性能更佳
|
[2007-4-10 11:08:12] |
[问:Alieta] |
这款产品如何解决65纳米器件的漏电流问题的? |
[答:Jude] |
CIII主要采用了以下几种技术来解决漏电流问题:
1. TSMC Low-Power 65-nm Process , 这是TSMC制作手机芯片的工艺
2. Multiple Threshold Voltages
3. Variable Channel Length and Gate Oxide Thicknesses |
[2007-4-10 11:08:23] |
[问:sczh01] |
C3的一个改进就是在各种差分电路下读不需要外围的网络支持了,也就是直接在支持LVDS等标准的I/O中,直接输出LVDS信号了,简单讲 直接用两根5类线把 4个I/0连接起来就可以做这方面的测试了, 这样理解对吗? |
[答:Leon] |
C3在左右bank实现了true-LVDS支持。不需要外部电阻网络。但在接收端同样需要parallel电阻 |
[2007-4-10 11:09:28] |
[问:saemon] |
Cyclone III 需要多大的电源驱动? |
[答:Sam] |
设计不同,需要的电源驱动(电压,电流...)不同 |
[2007-4-10 11:09:37] |
[问:huashi911] |
CycloneIII 比CYCII的优势在那里? 尤其是价格方面.另外,CYCIII的除了最高2款,其余的好像都和CYCII 容量相当, 那么我在选择器件的时候 CYCIII 对于我的吸引主要表现在什么方面(应用方面)? 谢谢~~ |
[答:Owen] |
Compared to the previous generation built on the 90-nm process, the 65-nm Cyclone III family delivers 1.7X more logic, 3.5X more memory and 2X more multipliers while lowering the cost per LE by 20 percent. Cyclone III devices consume 50 percent less (core) power than Cyclone II devices. Cyclone III devices also offer low-cost configuration options with support for industry-standard commodity parallel flash devices. Cyclone III devices also support higher speed memory interfaces and offer higher I/O and PLL flexibility than Cyclone II devices.
由于工艺的改进,CIII的价格比之同样容量的CII价格更低。你可以就此咨询我们的代理商。
|
[2007-4-10 11:10:23] |
[主持人:ChinaECNet] |
各位观众,现在用户提问很踊跃,专家正在逐一回答。请耐心等待您问题的答案,同一问题请不要多次提交。 |
[2007-4-10 11:11:14] |
[问:bittertrip] |
与前一代产品相比,Cyclone III系列每逻辑单元成本的性价比怎样? |
[答:Dylan] |
Since the density is higher than before, the price for each cell will be much lower |
[2007-4-10 11:11:41] |
[问:le3504] |
Cyclone III器件提供什么样的系统时钟管理解决方案? |
[答:Leon] |
同Cylone II一样,内部提供PLL来完成时钟管理 |
[2007-4-10 11:14:38] |
[问:guorenjie] |
这款产品功能强大,是否已经可以或者将来能有取代DSP 和MCU 的趋势? |
[答:Sam] |
相信在不久的将来,CycloneIII可以完成灵活的配置方案,在某些应用中完全可以取代DSP和MCU |
[2007-4-10 11:15:00] |
[问:gmaitxss] |
对多通道多任务的信息,处理器的处理能力及相应的缓冲存储器是很重要的,请问Cyclone III中Nios 嵌入处理器在这方面的能力如何? |
[答:Dylan] |
The Idea of NiosII is different with the normal processor. The main frequency might be lower than the normal CPU. But since it is implemented on the FPGA, you can design and add component and custom instruction to make some function into one cycle hardware circuit. Also for the multi-channel application, you can implement more than one NiosII into single FPGA chip to support the parallel operations |
[2007-4-10 11:15:11] |
[问:blank.wang] |
我很感兴趣FPGA在软件无线电中的应用,Altera有无成功案例? |
[答:Dylan] |
We have the customers with the product based on the FPGA. But we don"t have the reference design. |
[2007-4-10 11:16:17] |
[问:leonqin] |
C3对上电顺序有要求吗 |
[答:Hans] |
并没有特别的要求,具体可以参考datasheet |
[2007-4-10 11:17:07] |
[问:le3504] |
请问Cyclone III Nios软嵌入RISC处理器在功能和开发上与一般的RISC处理器相比有那些优势? |
[答:Timerr] |
NiosII是ALTERA FPGA可以实施的软核,有以下优点:
用户可以选择处理器的资源耗费,总线和外设配置
与FPGA通用逻辑结合可以方便实施硬件加速
可以扩展用户自定义指令
方便集成逻辑生成的硬件外设
32位RISC
单片可以集成多个处理器
易学易用的软硬件设计界面,开发使用C/C++
|
[2007-4-10 11:17:18] |
[问:binbinwb] |
您好!请问低成本的FPGA与高端的FPGA产品主要有哪些区别呢?在设计中有什么不同? |
[答:Jude] |
差别主要体现在性能和资源上。
性能上面,高端FPGA的运行速度,PLL的频率范围,RAM和乘法器能达到的速度,外部接口能达到的速度等,都比低端的要高。比如CIII的LVDS最高能到875Mbps, 而StratixIII能到1.25Gbps
资源上面的差别也比较大: 高端的FPGA往往拥有更大的RAM,更多的LE,更多的乘法器等 |
[2007-4-10 11:17:41] |
[问:leonqin] |
相近密度和IO的C3和C2,谁会便宜些 |
[答:Jude] |
CIII是65ns的工艺,长远来看,CIII会更便宜 |
[2007-4-10 11:18:18] |
[问:quiet6] |
能否给出一些数据说明FFT的点数与处理时间的关系?能否申请样片? |
[答:Dylan] |
I am not quite clear about the sample chips. We only provide the FPGA device, no FFT product. The operation time will increase with the point number. The latency is three times as the point number. But we have the pipeline in the cores, thus the throughput will not be hurt |
[2007-4-10 11:19:09] |
[问:pulan] |
remote update功能详细介绍一下。谢谢 |
[答:Owen] |
Remote system upgrades are enabled using Cyclone III devices and flash memory. Remote system upgrades occur in three simple steps:
1 Send an update from the development location through a network to the Cyclone III device.
2 Store the update in the memory.
3 Update the Cyclone III device with the new data.
You can store as many designs as the configuration device allows, which significantly reduces system cost. Instead of using a large FPGA to perform multiple tasks, you can select a small Cyclone III device to perform one task at a time with different images. The system can select the correct image among multiple images preloaded in a large configuration device. Because the flash device is much cheaper than an FPGA, you can significantly reduce your cost by using the remote system upgrade feature.
|
[2007-4-10 11:19:11] |
[问:leonqin] |
65nm的FPGA是否更容易受到外界干扰? |
[答:Dylan] |
No, I don"t think so. |
[2007-4-10 11:19:35] |
[问:hpsun] |
我现在的设计主要是用FPGA或CPLD建立一个PCI总线与外围I/O的连接,请问用Cyclone III 合适吗,还是用老型号器件?这种场合选用CPLD还是FPGA合适? |
[答:Owen] |
CycloneIII支持3.3VPCI IO标准,它非常适合你的设计。而且因为它的工艺提高,价格也具有很大的优势。FPGA和CPLD可以很好的在作为不同IO的桥接器。 |
[2007-4-10 11:22:15] |
[问:leonqin] |
能否详细介绍一下,什么是多启动特性?它在远程系统中有什么作用? |
[答:Dylan] |
Please refer to the remote update function description. It can program the Device on board from the remote side. For example, you want to update the product on your customer"s side, you don"t have to get the board back. |
[2007-4-10 11:22:56] |
[问:featured] |
EP3c系列的起跳价格多少?@1000pcs价
推荐一款适合做入门级开发板的芯片 |
[答:Timerr] |
EP3C5大约$4~5@10Ku
如果做入门级开发板,可以选用EP3C16,基本的NiosII和DSP功能都可以实施 |
[2007-4-10 11:24:27] |
[问:william_bill] |
cyclone开发套件,包括开发板吗,如果包括,板上可利用接口如何?单价多少?谢谢 |
[答:Susan] |
We have two dev kit for Cylcone III. One is the starter board using EP3C25F324, with HSMC connector. This one has promo pricing USD$150 until 9/28. The other one is using EP3C120F780 with 2 HSMC connector, 10/100/1000 ethernet port. It is USD $695. For mor detail information, please check with Altera website at www.altera.com or contact our local distributors. Thanks. |
[2007-4-10 11:24:36] |
[问:edoutw] |
在显示应用领域,尤其是最近热门的HDTV,高清晰数字电视中,Cyclone III和同类产品相比,有何优势?更高的分辨率? |
[答:Jude] |
CIII相对于同类产品,有更多的资源更好的性能,能够为HDTV提供一个高性能的平台。同时Altera对数字图像视频处理有一系列的iPcore,具体可以参看Altera的网站。这些IPcocre能有效的缩短你的设计时间。具体的设计需要具体分析,有需要可以联系我 judewu@cytech.com |
[2007-4-10 11:24:48] |
[问:zhangfeng_xidian] |
我很感兴趣DSP在FPGA中的实现,我现在有学生的毕业设计在做这个内容,我现在打算用VHDL语言写,请问在这个方面altera有没有什么具体的方案或客户有什么办法将MATLAB的代码做一转化直接下载? |
[答:Dylan] |
We have the DSP builder. It is run under the Simulink environment. It can convert the Simulink model into VHDL code and compile by the QuartusII directly. You don"t have to write single piece of HDL code. We don"t support the matlab code yet, since that"s not a cycle accurate system, which is not reliable. |
[2007-4-10 11:25:49] |
[问:Alieta] |
有没有同时推出对Cyclone III FPGA进行优化的相关综合软件? |
[答:Susan] |
Quartus II WE v7.0 support all CIII devices. You can go Altera website to download the software. It is FREE. |
[2007-4-10 11:25:56] |
[问:bittertrip] |
Cyclone III 是怎样保持65nm 器件性能不变,甚至超过同类90nm 器件,同时大大降低其静态和动态功耗的? |
[答:Leon] |
静态和动态功耗,这是65nm工艺决定的。同时Cylone III在器件LE上做了进一步的优化,请参见器件手册 |
[2007-4-10 11:26:12] |
[问:sczh01] |
请问150$板子的那个HSMC接口 有附带的电缆吗?和测试板 |
[答:Hans] |
没有附带的电缆 |
[2007-4-10 11:26:19] |
[问:peter_ly] |
Altera 在数字视频和图像压缩方面有哪些成功的商品化应用方案?从那里可找到? |
[答:Jude] |
在数字视频和图像处理方面,altera有众多的成功案例和合作伙伴。比如做h.264方案的CAST和Ateme等。 |
[2007-4-10 11:26:25] |
[问:fafenxue] |
设计Cyclone III器件系列有什么准则? |
[答:Sam] |
对于各种不同的资源都有一些推荐的准则,比如说将同一个时钟域的逻辑布局在相近的区域以减少设计的功耗。具体的请参考CycloneIII手册 |
[2007-4-10 11:26:39] |
[问:guorenjie] |
在并行处理的计算上,这款新品相对于以往的Cyclone家族和其他的DSP系列产品,有哪些优势? |
[答:Dylan] |
It has the embedded multiplier on board. It can support the multi-channel design much better. And also for the new version, we have more memory block choise, so that you can have more on-chip memory resource. |
[2007-4-10 11:28:21] |
[问:ssufn] |
网络版软件和正式版软件有多大区别,怎么知道是否需要正式版软件? |
[答:Sam] |
网络版是免费给客户使用的,可能有些器件或者特性不支持;
完全版的支持所有器件,所以当你使用此类芯片时必须用完全版 |
[2007-4-10 11:28:51] |
[问:gunmyj] |
工艺从90nm降低到65nm,内核的工作电压是多少?功耗的降低是否主要是工艺所引起? |
[答:Owen] |
Cyclone III devices require a minimum of 3 power supplies on board: one for VCCINT (1.2 V), one for VCCA_PLL (2.5V) and one for VCCIO (3.3 V, 3.0V, 2.5 V, 1.8 V, 1.5 V, or 1.2V) that is user-controllable. The VCCA_PLL supply supports more than the PLLs and is required even if the PLLs are not used.
The low power consumption depends on not only process but also Quartus II PowerPlay power analysis tools.
With the PowerPlay power analysis and optimization feature, you can automatically achieve lower power in their design with a push-button compilation.
|
[2007-4-10 11:30:02] |
[问:rabbitguozan] |
Cyclone III 是否兼容Cyclone 家族的其他FPGA ? |
[答:Stone] |
不兼容。 |
[2007-4-10 11:30:36] |
[问:yhonghua2002] |
请问EP3C120的速度能达到多高?单片价格估计会是多少? |
[答:Jude] |
EP3C120速度需要根据的设计通过时序分析来看。你可以在Q7.0里面例化一些简单的设计,比如couter来测试。
如果需要询价,请联系82607990 |
[2007-4-10 11:30:44] |
[问:controx] |
能否比较一下 Virtex5?和Cyclone III? |
[答:Stone] |
V5是高端的产品,C3是low cost的产品;没有可比性。 |
[2007-4-10 11:31:26] |
[问:ljunok] |
cyclone3跟专用的显示芯片相比,优势在那? |
[答:Dylan] |
As you know, FPGA can provide much better flexible in the design. You can add extra logic as you like to make the performance better, and do the video or image processing such as the 2D FIR, 2D FFT .... and so on.
|
[2007-4-10 11:32:17] |
[问:fanjiali2000] |
cyclone III的结构已经与前面的系列有较大的变化,主要集中在低成本和低功耗,设计者如何保证设计中的低功耗实现?对cyclone III的加载,Altera 是否也提供了低成本方案?加载信息是否可以进行加密? |
[答:Leon] |
65nm工艺提供了更低的功耗性能,同时Altera提供多种功耗评估方法。Cyclone III supports ative parallel configuraion mode which is first introduced in CIII device. C3 doesn"t support AES feature like Stratix II. |
[2007-4-10 11:32:39] |
[问:lijin305] |
Quartus生成的RTL视图中的D触发器为什么没有CLK输入脚呢,只有d,ena,clr和q四个脚 |
[答:Sam] |
可能你使用的是DLatch,请使用DFF
|
[2007-4-10 11:32:52] |
[问:lfeng105] |
请问:c3芯片qfp封装的有哪些?那些可以互相替换? |
[答:Timerr] |
E144:3C5,3C10,3C16和3C25
Q208:3C16,3C25和3C25 |
[2007-4-10 11:33:51] |
[问:yyanqing] |
Cyclone III中最便宜的EP3C5可以用在那些便携式产品? |
[答:Hans] |
这样看你具体想做什么产品了,有一点就是虽然CycloneIII是低功耗的fpga,但并不意味着它的目标市场是那些对功耗要求极高的应用,比如手机,PDA等. |
[2007-4-10 11:33:53] |
[问:saemon] |
请问ALTERA公司针对1.3M 7.5 F/S MONO CMOS图象采集、数据处理可否有一推荐的解决方案,需考虑成本问题 |
[答:Susan] |
Please contact our distributors for further discussion on your request. Thanks. |
[2007-4-10 11:34:13] |
[问:sczh01] |
那个HSMC电缆 代理有卖的吗 大概多少钱? |
[答:Timerr] |
可以跟我们联系timerr.liu@futureelectronics.com |
[2007-4-10 11:34:14] |
[问:chenkexian] |
和许可证设计软件相比,Quartus II的Cyclone III免费网络版软件简化了那些功能? |
[答:Dylan] |
Web edition does not support the increment compilation. And also some high density design does not support. |
[2007-4-10 11:34:20] |
[问:qichuang] |
Cyclone III中的Nios II和Cyclone II的Nios II在性能和架构上有和差别? |
[答:Stone] |
NiosII和器件本身没有太大关系,只是放在不同速度的器件当中NiosII的速度也会有变化,即同样的NiosII放在C3和C2中,C3中的速度会快于C2. |
[2007-4-10 11:34:48] |
[问:qichuang] |
请问Cyclone III器件中的多个DSP处理器,是多核形式吗?可以作并行处理吗? |
[答:Leon] |
No DSP processor, just multipliers |
[2007-4-10 11:35:15] |
[问:Yangwh] |
Altera e-store所提供的设计实例有那些?是那些领域的? |
[答:Owen] |
e-store只提供器件和软件工具销售,我们不提供设计实例的销售在这个平台上。你可以查考http://www.altera.com/support/examples/exm-index.html获得相应的设计实例。基本上我们的实例涵盖了业界经常涉及到的应用领域。 |
[2007-4-10 11:35:15] |
[问:controx] |
Altera的Cyclone III开发套件能够给设计者带来什么设计上的优势或便利? |
[答:Sam] |
套件可以让客户更好得学习CycloneIII的设计,也提供一些接口让客户加入自己的模块,缩短设计的周期 |
[2007-4-10 11:35:22] |
[问:fanjiali2000] |
cyclone III中的片内RAM采用的是M9K结构,而且只有M9K,这种结构对实际应用中的数据存储有什么好处,固定的存储结构是否会带来RAM资源利用的浪费呢? |
[答:Owen] |
Altera测试了业界最典型的近百种不同应用实例(testbench),得出了M9K比三种片内RAM具有更加优良的性能。所以我们在CycloneIII和StratixIII里使用了M9K架构。它的数据存储和读取方式和以往的片内RAM接近。从客户应用的整体来讲,这种架构会提高RAM的资源利用率。 |
[2007-4-10 11:39:03] |
[问:lijin305] |
什么时候会出NiosIII呢? |
[答:Dylan] |
We don"t have the NiosIII plan yet. There will be complete change from NiosII. As long as this product can meet the most of the requirment, there will be no III plan. We will update NiosII version by version. |
[2007-4-10 11:41:00] |
[问:uptoyou031] |
有针对 下位机设计 的相关网站资料吗?? |
[答:Timerr] |
百度一下 |
[2007-4-10 11:41:06] |
[问:mayongtao] |
nios2在cyclone3上跑有什么优势么 |
[答:Stone] |
C3是高性能的器件,NiosII在C3中跑会快于C2或者Cyclone的器件。 |
[2007-4-10 11:41:24] |
[问:ljunok] |
请问低抖动是什么意思? |
[答:Hans] |
是指时钟的jitter抖动低 |
[2007-4-10 11:41:56] |
[问:leonqin] |
Cyclone III内部有闪存吗?支持外接闪存吗? |
[答:Jude] |
CIII内部没有flash。
CIII外部可以连接Flash,并且支持通用并行FLash器件配置 |
[2007-4-10 11:41:56] |
[问:xinghxbing69] |
从事JPEG技术的FPGA和ASIC研究前景有多大? |
[答:Timerr] |
个人认为对于自身锻炼的意义大于产品成功实际意义。 |
[2007-4-10 11:42:35] |
[问:guorenjie] |
Cyclone III Nios II 32位软核在性能上是否能取代MCU 的一些应用? |
[答:Leon] |
Sure. 很多成功的设计中采用了NIOSII软核 |
[2007-4-10 11:42:55] |
[问:fafenxue] |
Cyclone III器件系列是否可代替ASIC?为什么? |
[答:Owen] |
FPGA是用户可编程的器件,它和ASIC的关系是竞争的。ASIC因为其开发成本高,风险大而受到制约,但是一旦量产其价格和功耗会具有优势。FPGA避免了高开发成本和风险,同时Altera也提供了HardcopyII可以将用户在FPGA上开发后的设计固化为ASIC,从而降低成本和功耗。目前来讲,CycloneIII还没有可能完全替代所有ASIC。 |
[2007-4-10 11:43:48] |
[问:LYFElyfe] |
新型的cyclone III在集成度上面有何提高?
据我了解,贵公司的产品在价格方面相对于我们学生来说似乎有点难以接受,比如一块普通的cyclone II芯片就要几百块,加载板似乎就更贵了,这在我们实际学习方面受到了很多限制!贵公司能否提供一些免费的新型功能齐全的开发产品,而不是因为提供给学生的所以就在产品的功能和性能上有所限制! |
[答:Susan] |
Please contact our local sales office to check latest university program. Thanks. |
[2007-4-10 11:44:09] |
[问:Yangwh] |
$150的Cyclone III FPGA入门套件是否包括Cyclone III设计软件? |
[答:Hans] |
包括CycloneIII的设计软件QuartusII网络版 |
[2007-4-10 11:47:52] |
[问:qichuang] |
能否介绍Cyclone III FPGA的内部总线结构?总线速度最大速率能达到多高? |
[答:Sam] |
Cyclone III 包括各种内部资源,不像CPU一样有内部总线。FPGA内部有许多全局的布线资源,能够达到的速率根据设计的不同而不同,最大的速率只是各个资源模块的速率,比如乘法器可以达到260MHZ |
[2007-4-10 11:48:07] |
[问:yhonghua2002] |
Cyclone III系列是否可用在低功耗的便携式产品如3G手机,MP4/PMP等? |
[答:Owen] |
是的,cycloneIII的目标市场包含了便携式产品。因为其优化后的功耗设计和成本控制使得这一目标实现具有很高的可行性。 |
[2007-4-10 11:48:29] |
[问:wangkj] |
CYIII 价格情况和供货情况,开发板价格 |
[答:Timerr] |
目前3C25可以供货,开发板150美金
CyIII的价格目前还不确定,需要讯价可以联系我timerr.liu@futureelectronics.com |
[2007-4-10 11:48:49] |
[问:wjq1999] |
请问ALTERA的入门级的CPLD现在推荐哪款产品,最好下载次数要多一些的,谢谢。 |
[答:Hans] |
MAXII系列,最低容量的一颗是EPM240,拥有192个宏单元 |
[2007-4-10 11:48:50] |
[问:mycent] |
请问altera有带程序存储器的FPGA吗?即是说不需要外置配置程序芯片的.
因为这样对于用户的知识产权保护太不利了. |
[答:Stone] |
altera目前还没有。 |
[2007-4-10 11:49:42] |
[问:peter_ly] |
请介绍FPGA和CPLD的适用范围和入门开发工具. |
[答:Dylan] |
Communication, Video and Image processing, Auto controller. It can cover almost all kind of digital logic applications. You can use our QuartusII, DSPbuilder to develop the hardware and DSP hardware design. Use NiosII IDE to develop the software on the soft core NiosII. |
[2007-4-10 11:49:51] |
[问:lfeng105] |
上海今年altera的培训有哪些?可否提前通知?
|
[答:Stone] |
这个可以和代理商联系。 |
[2007-4-10 11:50:09] |
[问:shuimuhan] |
Cyclone III的20个全局时钟是如何进行管理? |
[答:Leon] |
Different clock domain is driven by different PLL. Please refer to device handbook. |
[2007-4-10 11:51:30] |
[问:dongdj] |
cyclone最高的价格是多少 |
[答:Timerr] |
FPGA产品的定价与具体型号,预计使用量和购买时间都有关系,一般来说Cyclone系列的FPGA是中档产品,价格从几十元到几千元不等,具体信息请跟我们代理商咨询 |
[2007-4-10 11:53:09] |
[问:luling] |
请问有什么好的手段来保护CYCLONE III的设计? |
[答:Jude] |
可以采用外接一块CPLD或者一块加密芯片的方法来实现。具体的方案请参考altera的网站。 |
[2007-4-10 11:53:37] |
[问:kittin] |
和Cyclone II相比, Cyclone III的价格如何?有什么优势? |
[答:Sam] |
因为CycloneIII是65nm技术,所以在量大时它更加便宜 |
[2007-4-10 11:54:13] |
[问:luling] |
目前FPGA的应用越来越广,能透露ALTERA的FPGA应用最多的是哪个领域吗? |
[答:Susan] |
Basically FPGA can be used for all logic design. From Altera revenue breakdown, the biggest pie is from telecommuncaiton applications. For Cyclone product, over 50% is from Consumer applicaitons. |
[2007-4-10 11:54:18] |
[问:lfeng105] |
cyclone 3 可否申请样片? |
[答:Sam] |
pls contact our local sales |
[2007-4-10 11:54:52] |
[问:carrie_hsieh] |
还有一个问题,这种校准中的外部存储器包括那些类型? |
[答:Owen] |
Support for high-speed external memory interfaces includes DDR, DDR2, SDR SDRAM, and QDRII SRAM at up to 400 Mbps with an auto-calibrating PHY for fast timing closure.
|
[2007-4-10 11:55:28] |
[问:Yangwh] |
请问和Xilinx的65nm Virtex-5 器件相比,Altera的Cyclone III在性能和设计软件上有什么样的优势? |
[答:Stone] |
V5是高端产品,C3是low cost的产品,性能上没有可比性。 |
[2007-4-10 11:57:02] |
[问:ljunok] |
请结合实际产品,具体阐述一下,CYCLONE3的功耗优势 |
[答:Susan] |
Comparing with Cyclone II, because of 65 nm LP process and QII power aware feature, Cylcone III power consumption is 50% lower. |
[2007-4-10 11:59:57] |
[问:zhangfeng_xidian] |
FPGA在图像处理上的应用,目前比较成功的应用主要集中在那一块,尤其是ALTERA的工业客户的成功设计,能否举一些实际案例,本人了解深圳迈瑞在这块应用的效果不错,其他不是很了解 |
[答:Dylan] |
We have a lot of customer based on the image processing design. For example, the H.264, H.263, and mpeg4. Also, we have the Video and Image IP cores provided that you can do the basic processing such as the PIP and 2DFIR. The image processing has more sucessful story in North America area. |
[2007-4-10 12:00:22] |
[问:sczh01] |
同C2相比 C3 在LE上有了一些改变,主要针对什么呢? |
[答:Sam] |
针对算术模式进行了优化,速度可以更快 |
[2007-4-10 12:01:31] |
[主持人:ChinaECNet] |
所有问题均已提交给Altera公司的专家。座谈期间未回答的问题,Altera公司专家也会逐一回答,并在中电网上公布,请大家注意收看。 |
[2007-4-10 12:02:05] |
[主持人:ChinaECNet] |
由于时间关系,本次中电网“在线座谈”马上就要结束了。虽然各位听众(网友)已与Altera公司的专家讨论了许多问题,但是还有许多提问没有来得及进行交流。本次在线座谈结束后,中电网将请Altera公司的专家继续答复所有的来自各位听众(网友)的提问,然后整理上载到中电网网站上,以便大家查阅。 |
[2007-4-10 12:02:20] |
[主持人:ChinaECNet] |
在此,中电网特别感谢给予本次中电网在线座谈巨大支持的Altera公司,特别感谢专门在线回答各位听众(网友)提问的Altera公司的各位专家们,特别感谢各位听众(网友)积极热情的参与。 |
[2007-4-10 12:02:34] |
[主持人:ChinaECNet] |
祝大家事业有成、生活愉快!欢迎多提宝贵意见,欢迎关注中电网,下次再见。 |
[2007-4-10 12:02:46] |