当前状态:
座谈已结束
|
|||
主题:高速数据转换器漫谈 Part 1 | ||
在线问答: | ||
[主持人:ChinaECNet] | 各位听众(网友),上午好!欢迎参加中电网在线座谈。今天,我们有幸邀请到TI公司的专家就“高速数据转换器漫谈 Part 1”举行在线座谈。在座谈中,您可就您关心的问题与TI公司的专家在线进行直接、实时的对话交流。中电网衷心希望通过大家的共同努力,不仅能够增进各位听众(网友)对“高速数据转换器漫谈 Part 1”的了解和掌握,而且能够为大家事业的发展带来裨益。 | [2008-9-16 10:00:46] |
[问:zxw3246] | 怎样判断高速ADC器件的优劣? | |
[答:Ricky] | 一般来说主要看动态的指标,比如是SNR, SFDR, THD, BW 等等。 | [2008-9-16 10:33:54] |
[问:tldjzw] | 如何为高速ADC选择最佳的缓冲放大器 | |
[答:Ricky] | 最好是以ADC采样速率2~4倍较宽带宽的放大器。 | [2008-9-16 10:37:45] |
[问:fengche2004] | 高速AD和低速AD主要指标有什么差异 | |
[答:Ricky] | 半导体业界一般以AD的采样速率来区分高速AD和低速AD,1Msps以上是高速AD,以下就是低速AD,低速AD主要针对精准的应用为主。 | [2008-9-16 10:48:23] |
[问:fengcui] | 尊敬的专家,请问高速信号如何避免噪声对ADC的干扰? | |
[答:Honghui] | 这个在系统上要有相关的考虑。比如在前级要做相关的滤波处理。最典型的办法就是在进ADC前做防混叠滤波器以降低杂散和噪声的影响。 | [2008-9-16 10:49:46] |
[问:linghz] | 对假信号是如何处理的?谢谢! | |
[答:Honghui] | 假信号是否指的是被混叠进来的信号?如果是,在进ADC前要有混叠滤波器做相应的滤波处理。另外在整机做频率规划时,也要仔细挑选频点 | [2008-9-16 10:52:29] |
[问:liguang169] | THS1041要实现钳位功能,需要调整哪些引脚? | |
[答:Ricky] | Pin19 把钳位功能打开,pin 20是钳位的基准,pin 21 是钳位的输出。 | [2008-9-16 10:54:31] |
[问:c150] | 串行输出的高速ADC和并行输出的高速ADC个有什么优缺点?在选型的时候应该如何决策? | |
[答:Aiguo] | 串行输出的高速ADC输出速率高,对FPGA是一个考验.而且对数据走线也比较高的要求 并行输出 走线很多, | [2008-9-16 11:00:25] |
[问:xcsunsz] | 设计中需要消除低频噪声,如 1/f噪声等,请问哪款产品更有效? | |
[答:Ricky] | 建仪先挑amp作为AD之前放, ex:OPA2277,能有助减低噪声。 | [2008-9-16 11:02:18] |
[问:xcsunsz] | 在高速ADC/DAC设计中,PCB板的布线有什么需要特别注意的地方? | |
[答:Aiguo] | 有几个地方需要特别注意 1: 模拟输入,要求比较紧凑,尽量短的走线,阻抗要匹配 2:时钟输入:尽量少打过孔 | [2008-9-16 11:04:15] |
[问:gumulaoyi] | 请问,TI的高速ADC产品,都有数字纠错技术吗? | |
[答:Honghui] | 一般都有 | [2008-9-16 11:04:44] |
[问:linghz] | 在硬件设计过程中应从哪些方面考虑来提高系统的抗干扰性呢? | |
[答:Aiguo] | 这个问题太复杂了. 总的来说,布线, 接口(比如LVDS接口就可以抑制共模,EMI)等,都是需要特别考虑的 | [2008-9-16 11:06:42] |
[问:gumulaoyi] | 如何对ADC进行测试,有相关的软件和工具吗? | |
[答:Ricky] | 有的,就以高速AD而言,大部份的器件都有著各自的评估板,我们亦有提供系統级的开发板,Ex, TSW1100, 1200, 3000, 3003, 5002, 5003 & 5005。 | [2008-9-16 11:11:43] |
[问:zhaojun1115] | 请问高速信号转换时存在非线性噪声干扰吗?其在各种噪声中所占的比例是多少?谢谢 | |
[答:Aiguo] | 有三部分组成, 量化噪声,JITTER,内部噪声.所以具体的比列不是很好说. | [2008-9-16 11:13:16] |
[问:sanfanhua] | 请问ADC参数之间有什么关联性吗 比如 SNR, SFDR, SINAD, THD, ENOB | |
[答:Honghui] | 在网上和教科书上一般都可以查到这几个指标的定义,只是特别要提到SFDR,从SFDR可以大概判断一个ADC的非线性特性 | [2008-9-16 11:17:09] |
[问:linghz] | 对于ADS5237,常见的干扰有哪些? | |
[答:Ricky] | 因ADS5237是一个双通道同步采样的器件,要比较关注通道之间的相互干扰。 | [2008-9-16 11:17:30] |
[问:iketty] | 有什么方法可以降低电源上的干扰? | |
[答:Ricky] | 可以考虑用外置的基准电压器件以增强系統的准确性,并可改善Amp & ADC的PSRR抗干扰。 | [2008-9-16 11:22:48] |
[问:lyn663013] | 很多系统通过背板或另外连接分配参考时钟,会降低信号质量,请问怎么解决这个问题 | |
[答:Honghui] | 除了走线上做相应的处理外,可以考虑用相关的serdes来做时钟的收发恢复,TI也有相关的产品 | [2008-9-16 11:26:48] |
[问:jida_song] | 请推荐几款适用于医用成像系统的高速数据转换器? | |
[答:Ricky] | 以纯ADC来说,可以考虑ADS527x和ADS528x系列的产品,我们TI公司亦提供高整合方案,请参考AFE5805。 | [2008-9-16 11:30:51] |
[问:gumulaoyi] | ADC的误差中,静态和动态非线性误差,哪个影响更大一些? | |
[答:Ricky] | 主要看哪个场合,在较低速和高精度的应用上,静态非线性误差ex INL,DNL, ENOB都是相当的重要,在高速的应用上,动态误差 ex SNR, SFDR, THD, FPBW会来得更重要些。 | [2008-9-16 11:39:10] |
[问:tldjzw] | 快速的数字振荡可能将转换噪声耦合回模拟电源中,那么在设计中要注意什么 | |
[答:Honghui] | 的确,这也是当前IC设计的一个挑战。在IC中会选用新的PLL架构来降低输出的噪声。在单板上,要注意输入和输出的隔离,电源滤波要特别注意。相应的时钟走线也很重要 | [2008-9-16 11:40:02] |
[问:gumulaoyi] | 奈奎斯特带宽外的谐波与带宽内信号混迭产生的噪声,对ADC有影响吗? | |
[答:Ricky] | 所有的噪声在信号带宽内都会对ADC及其系統有影响,需要以滤波器消掉。 | [2008-9-16 11:46:47] |
[问:gracewgy] | 有没有SPI接口的16通道的ADC?最高采样速率达到多少? | |
[答:Ricky] | 我们TI公有提供16通道的ADC,以下是一些产品建仪:ADS1258 24bit Delta sigma, ADS1158 16bit delta sigma 125ksps, ADS7953 12bit 1Msps, ADS7957 10bit 1Msps, ADS1961 8bit 1Msps ADCs. | [2008-9-16 11:50:36] |
[问:woshijinmi] | 什么是欠采样,主要应用在哪些吃场合呢? | |
[答:Ricky] | 欠采样英文称呼为undersampling,主要是以较低采样速率的ADC把较高频率的模拟信号作数字化处理。 | [2008-9-16 11:55:26] |
[问:gumulaoyi] | 请问动态误差是随输入信号压摆率的增加而变大吗? | |
[答:Aiguo] | 是的 | [2008-9-16 12:01:42] |
[问:shaoziyang] | 开关电源的纹波对高速ADC的影响有多大?是否需要为ADC部分单独处理电源纹波? | |
[答:Aiguo] | 通常用开关电源给adc供电还有一些风险.最好是能够对电源作一些处理 | [2008-9-16 12:03:14] |
[问:zhz-141] | 请问如何避免电磁对ADC的干扰,只简单的采用屏蔽和可靠接地是不是有效? | |
[答:Aiguo] | 关于ADC电磁干扰问题: 布线,采用lvds接口,接地都是解决办法. | [2008-9-16 12:05:16] |
[问:tldjzw] | 请问如何降低数字反馈信号所引起的有害频率分量 | |
[答:Honghui] | 这个问题要从IC和单板两个方面来解决。IC要选用数字噪声耦合较少的ADC,如果系统对输出的相噪有很严格的要求,建议用户直接从片外引入采样时钟。在单板上,要注意输入和输出的隔离,电源滤波要特别注意。相应的时钟走线也很重要 | [2008-9-16 12:06:50] |
[问:lyn663013] | 请问布线时如何保持模拟和数字返回电流彼此远离 | |
[答:Aiguo] | 当然分地是一个方法 | [2008-9-16 12:06:50] |
[问:zhaojun1115] | 请问是用同一个端口支持不同差分信号吗?是如何解决电平匹配问题的?谢谢 | |
[答:Aiguo] | 采用正确的偏置. | [2008-9-16 12:08:38] |
[问:liuxiaoli] | 请问尊敬的专家,高速数据转换器如何控制其准确性和稳定性? | |
[答:Honghui] | 这个问题比较大,能否具体指哪方面的要求? 总的来说要严格满足数据手册的使用条件,时钟和电源都是容易忽略但是容易引起问题的地方。 | [2008-9-16 12:09:07] |
[问:zhz-141] | 设计中需要考虑温度对电路零点的影响,TI的高速ADC如何避免温度的影响? | |
[答:Ricky] | TI所有的模拟器件在生产时已通过测试,器件在温度变化上的表現,都会以datasheet规格作准。 | [2008-9-16 12:09:29] |
[问:liyanhua] | 请问高速AD如何解决共模干扰问题? | |
[答:Aiguo] | 在输入端加transformer | [2008-9-16 12:10:31] |
[问:lingf] | 请问如何有效降低AD转换器输入的噪声?有没有一些专门的驱动芯片推荐? | |
[答:Honghui] | 输入端可以加防混叠滤波以及高速驱动放大器。TI有相应的高速运放,覆盖的频率不同,可以参考今天的演示资料或之间在TI网站上查询 | [2008-9-16 12:12:26] |
[问:linghz] | 防混叠滤波器是如何降低杂散和噪声的影响的? | |
[答:Honghui] | 防混叠滤波器实际就是一个带通滤波,它抑制带外的噪声和杂散,这样在进ADC后,即使有混叠发生,相应的分量幅度也很小了 | [2008-9-16 12:15:05] |
[问:zhang6199] | 请问专家,dBc和dBFS两者在使用上有区别吗? | |
[答:Ricky] | dBc以主载波信号作为基准,dBFS以ADC满分量输入范围作基准,两者在使用上基本没有区别,但是要注意实际表現上的差距。 | [2008-9-16 12:16:09] |
德州仪器(TI)是世界上最大的半导体公司之一。我们始终致力于提供创新半导体技术,帮助我们的客户开发世界最先进的电子产品。我们的模拟、嵌入式处理以及无线技术不断深入至生活的方方面面,从数字通信娱乐到医疗服务、汽车系统以及各种广泛的应用,无所不在。 在 TI 发展之初,公司的目标是利用公司独有的技术能力从根本上颠覆传统市场,创造全新的市场。我们的发展历程中始终贯穿一条清晰的主线,就是运用越来越先进的实时信号处理技术,实现从量变到质变的进步,真真切切地不断改变世界。
德州仪器官方网址: www.ti.com.cn
注册my TI,了解更多产品资讯